Ocena:

Obecnie brak opinii czytelników. Ocena opiera się na 2 głosach.
Hardware Description Language Demystified: Explore Digital System Design Using Verilog Hdl and VLSI Design Tools (English Edition)
Zapoznanie się i praca z podstawowymi i zaawansowanymi typami modelowania w Verilog HDL
Kluczowe cechy
⬤ Dowiedz się, jak krok po kroku korzystać z narzędzi projektowych Verilog, takich jak Xilinx, Vivado, Cadence NC-SIM.
⬤ Zapoznanie się z różnymi typami HDL i ich potrzebami.
⬤ Poznanie typów modelowania Verilog HDL na przykładach.
⬤ Poznanie zaawansowanych koncepcji, takich jak UDP, modelowanie na poziomie przełączników.
⬤ Poznanie prototypowania systemu cyfrowego w oparciu o FPGA.
Opis
Język opisu sprzętu (HDL) umożliwia analizę i symulację cyfrowych układów logicznych i obwodów. HDL jest integralną częścią narzędzia EDA (elektroniczna automatyzacja projektowania) dla PLD, mikroprocesorów i układów ASIC. Tak więc HDL jest używany do opisu systemu cyfrowego. Kombinacyjne i sekwencyjne obwody logiczne można łatwo opisać za pomocą HDL. Verilog HDL, znormalizowany jako IEEE 1364, jest językiem opisu sprzętu używanym do modelowania systemów elektronicznych.
Ta książka jest kompleksowym przewodnikiem po systemie cyfrowym i jego projektowaniu przy użyciu różnych narzędzi projektowych VLSI, a także Verilog HDL. W książce omówiono krok po kroku procedurę korzystania z różnych narzędzi VLSI, takich jak Xilinx, Vivado, Cadence NC-SIM. Wyjaśnia również zaawansowane koncepcje, takie jak User Define Primitives (UDP), modelowanie na poziomie przełączników, rekonfigurowalne przetwarzanie itp. Wreszcie, książka ta kończy się prototypowaniem systemu cyfrowego w oparciu o FPGA.
Pod koniec tej książki zrozumiesz wszystko, co jest związane z projektowaniem systemów cyfrowych.
Czego się nauczysz
⬤ Zaimplementować Adder, Subtractor, Adder-Cum-Subtractor przy użyciu Verilog HDL.
⬤ Poznaj różne style modelowania w Verilog HDL.
⬤ Implementacja modelowania na poziomie przełącznika przy użyciu języka Verilog HDL.
⬤ Zapoznanie się z zaawansowanymi technikami modelowania w Verilog HDL.
⬤ Dowiedz się więcej o prototypowaniu opartym na FPGA przy użyciu Verilog HDL.
Dla kogo jest ta książka
Ta książka przyda się każdemu, kto interesuje się elektroniką i projektowaniem VLSI i chce nauczyć się projektowania systemów cyfrowych za pomocą Verilog HDL. Programiści układów scalonych mogą również użyć tej książki jako szybkiego odniesienia do podstaw i funkcji Verilog HDL.
Spis treści
1. Wprowadzenie do narzędzi projektowych VLSI.
2. Potrzeba języka opisu sprzętu (HDL)
3. Implementacja bramek logicznych w Verilog HDL.
4. Implementacja addera-subtraktora przy użyciu języka Verilog HDL.
5. Implementacja multipleksera/demultipleksera w języku Verilog HDL.
6. Implementacja kodera/dekodera przy użyciu języka Verilog HDL.
7. Implementacja komparatora wielkości przy użyciu języka Verilog HDL.
8. Implementacja przerzutnika Flip-Flop przy użyciu języka Verilog HDL.
9. Implementacja rejestrów przesuwnych przy użyciu języka Verilog HDL.
10. Implementacja licznika przy użyciu języka Verilog HDL.
11. Implementacja licznika rejestru przesuwnego przy użyciu języka Verilog HDL.
12. Zaawansowane techniki modelowania.
13. Modelowanie na poziomie przełącznika.
14. Prototypowanie FPGA w Verilog HDL.
O autorze
Dr Cherry Bhargava pracuje jako profesor nadzwyczajny i kierownik domeny VLSI w Szkole Inżynierii Elektrycznej i Elektronicznej na Lovely Professional University w Pendżabie w Indiach. Ma ponad 14-letnie doświadczenie w nauczaniu i badaniach. Jest doktorem (ECE), IKGPTU, M. Tech (VLSI Design & CAD) Thapar University i B. Tech (Electronics and Instrumentation) z Kurukshetra University. Posiada kwalifikacje GATE z rankingiem 428 w całych Indiach.
Jest autorką około 50 technicznych artykułów badawczych w SCI, czasopismach wysokiej jakości indeksowanych przez Scopus oraz krajowych / międzynarodowych konferencjach.
Dr Rajkumar Sarma uzyskał tytuł licencjata w dziedzinie elektroniki i inżynierii komunikacyjnej na Vinayaka Mission's University w Salem w Indiach oraz tytuł magistra inżyniera na Lovely Professional University w Phagwara w Pendżabie, a obecnie kontynuuje studia doktoranckie na Lovely Professional University w Phagwara w Pendżabie.